

# Universidade Tecnológica Federal do Paraná – UTFPR Bacharelado em Ciência da Computação

**BCC34C – Sistemas Microcontrolados** 

# Aula Hoje

- Capítulo 15. USART
  - 15.1 USART do ATmega328
  - 15.3 Comunicação entre o Microcontrolador e um Computador





# Tipos de Comunicação Serial

·Nem sempre é possível utilizar barramentos paralelos.



Um barramento de dados de 8 bits, controlado por um relógio, a transmissão de um byte a cada pulso de clock. 9 fios são usados.



Exemplo de uma interface serial, transmitindo um bit a cada pulso de clock. Apenas 2 fios necessário!

https://learn.sparkfun.com/tutorials/serial-communication



## Tipos de Comunicação Serial

·As tecnologias de interligação serial pode ser classificadas em: Síncronas e Assíncronas





## Tipos de Comunicação Serial

- Dentre os métodos de comunicações mais conhecidos:
  - UART: Universal Asynchronous Receiver Transmitter
  - SPI: Serial Peripheral Interface
  - I2C: Inter Integrated Circuit

| Tecnologia   | Barramento de comunicação | Taxa máxima | Fluxo de dados      |
|--------------|---------------------------|-------------|---------------------|
| UART (RS232) | 2 (sem controle de fluxo) | 115.200 bps | Half ou Full Duplex |
| SPI          | 3 + nº de Slaves          | 2 Mbps      | Full Duplex         |
| I2C          | 2 (até 127 dispositivos)  | 400 Kbps    | Half Duplex         |



- USART Universal Synchronous and Asynchronous serial Receiver and Transmitter
  - Um periférico utilizado na comunicação serial dos microcontroladores com o mundo externo:
    - Na comunicação do ATmega com um computador, através de uma porta USB
    - Na comunicação entre módulos básicos de rádio frequência
    - Na comunicação com dispositivos bluetooth
  - No Arduino:
    - A USART é usada principalmente para a gravação do ATmega328 através do computador
    - A USART pode ser utilizada também para receber e enviar dados para o Arduino, através do Monitor Serial, durante a execução de um programa



- As principais características do módulo de comunicação USART do ATmega328 são:
  - Operação Full Duplex
  - Registradores independentes de recepção e transmissão
  - Operação síncrona ou assíncrona
  - Operação síncrona com clock mestre ou escravo
  - Gerador de taxa de comunicação de alta resolução
    - Baud Rate Generator



Figure 20-1. USART Block Diagram<sup>(1)</sup>



Note: 1. Refer to Figure 1-1 on page 2 and Table 14-9 on page 89 for USART0 pin placement.



- As principais características do módulo de comunicação USART do ATmega328 são:
  - Suporta frames seriais com 5, 6, 7, 8 ou 9 bits de dados e 1 ou 2 bits de parada
  - Gerador de paridade par ou ímpar e conferência de paridade por hardware
  - Detecção de colisão de dados e erros de frames
  - Três fontes separadas de interrupção
    - Transmissão completa
    - Recepção completa
    - Esvaziamento do registrador de dados
  - Modo de comunicação assíncrono com velocidade duplicável



### **Frame USART**



Fig. 15.2 – Formato do *frame* da USART.

- As principais características do módulo de comunicação USART do ATmega328 são:
  - Para gerar a taxa de comunicação no modo mestre
    - É empregado o registrador UBRR0 (USART Baud Rate Register 0 )
    - Um contador decrescente trabalhando na velocidade de clock da CPU é carregado com o valor de UBRRO cada vez que chega a zero ou quando o UBRRO é escrito
      - Um pulso de clock é gerado cada vez que esse contador zera, determinando a taxa de comunicação (baud rate)
    - O transmissor dividirá o clock de baudrate por 2, 8 ou 16, de acordo com o modo programado
      - A taxa de transmissão de saída é usada diretamente pela unidade de recepção e recuperação de dados



- As principais características do módulo de comunicação USART do ATmega328 são:
  - Na tab. 15.1, são apresentadas:
    - As equações para o cálculo da taxa de comunicação (bits por segundo - bps)
      - E para o cálculo do valor de UBRRO para cada modo de operação usando a fonte de clock interna

Tab. 15.1 - Equações para o cálculo do registrador UBRRO da taxa de transmissão.

| Modo de operação                                  | Equação para o cálculo da taxa de transmissão | Equação para o cálculo do valor de UBRR0 |
|---------------------------------------------------|-----------------------------------------------|------------------------------------------|
| Modo Normal Assíncrono<br>(U2X0 = 0)              | $TAXA = \frac{f_{OSC}}{16(UBRR0 + 1)}$        | $UBRR0 = \frac{f_{OSC}}{16.TAXA} - 1$    |
| Modo de Velocidade Dupla<br>Assíncrono (U2X0 = 1) | $TAXA = \frac{f_{OSC}}{8(UBRR0 + 1)}$         | $UBRR0 = \frac{f_{OSC}}{8.TAXA} - 1$     |
| Modo Mestre Síncrono                              | $TAXA = \frac{f_{OSC}}{2(UBRR0 + 1)}$         | $UBRR0 = \frac{f_{OSC}}{2.TAXA} - 1$     |

### UBRR0L e UBRR0H – USART Baud Rate Registers

| Bit           |        | 15  | 14  | 13  | 12  | 11      | 10  | 9        | 8   |
|---------------|--------|-----|-----|-----|-----|---------|-----|----------|-----|
|               | UBRR0H | -   | -   | -   | -   |         | UBF | RR[11:8] |     |
|               | UBRR0L |     |     |     | UBF | RR[7:0] |     |          |     |
| Bit           |        | 7   | 6   | 5   | 4   | 3       | 2   | 1        | 0   |
| Lê/Escreve    |        | L/E | L   | L   | L   | L/E     | L/E | L/Ε      | L/E |
|               |        | L/E | L/E | L/E | L/E | L/E     | L/E | L/Ε      | L/E |
| Valor Inicial |        | 0   | 0   | 0   | 0   | 0       | 0   | 0        | 0   |
|               |        | 0   | 0   | 0   | 0   | 0       | 0   | 0        | 0   |

Equações para o cálculo do registrador UBRRO de taxa de transmissão.

| Modo de operação                                     | Equação para o cálculo<br>da taxa de transmissão | Equação para o cálculo<br>do valor de UBRR |
|------------------------------------------------------|--------------------------------------------------|--------------------------------------------|
| Modo Normal Assíncrono<br>(U2X0 = 0)                 | $TAXA = \frac{f_{OSC}}{16(UBRR0 + 1)}$           | $UBRR0 = \frac{f_{OSC}}{16.TAXA} - 1$      |
| Modo de Velocidade<br>Dupla<br>Assíncrono (U2X0 = 1) | $TAXA = \frac{f_{OSC}}{8(UBRR0 + 1)}$            | $UBRR0 = \frac{f_{OSC}}{8.TAXA} - 1$       |
| Modo Mestre Síncrono                                 | $TAXA = \frac{f_{OSC}}{2(UBRR0 + 1)}$            | $UBRR0 = \frac{f_{OSC}}{2.TAXA} - 1$       |



```
#ifndef _DEF_PRINCIPAIS_H
#define _DEF_PRINCIPAIS_H

#define F_CPU 16000000UL  //define a frequencia do microcontrolador - 16MHz

#ifndef _USART_H
#define _USART_H

#include "def_principais.h"

#define BAUD 9600  //taxa de 9600 bps
#define MYUBRR F_CPU/16/BAUD-1
```



```
void USART Inic(unsigned int ubrr0)
   UBRROH = (unsigned char)(ubrr0>>8); //Ajusta a taxa de transmissão
  UBRROL = (unsigned char)ubrr0;
  UCSR0A = 0;//desabilitar velocidade dupla (no Arduino é habilitado por padrão)
  UCSROB = (1<<RXENO)|(1<<TXENO); //Habilita a transmissão e a recepção</pre>
  UCSROC = (1<<UCSZO1)|(1<<UCSZOO);/*modo assíncrono, 8 bits de dados, 1 bit de parada, sem paridade*/</pre>
int main()
   unsigned char dado_recebido;
   USART Inic(MYUBRR);
   escreve USART Flash(primeira msg);
```



### https://www.tinkercad.com/things/eTfKBlc3F9I-usartpc



| Taxa de     |       | f <sub>osc</sub> = 14, | 7456 MHz |        | f <sub>osc</sub> = 16,0000 MHz |       |        |        |  |
|-------------|-------|------------------------|----------|--------|--------------------------------|-------|--------|--------|--|
| comunicação | U2X   | (0=0                   | U2X      | (0=1   | U2X                            | 0=0   | U2X0=1 |        |  |
| (bps)       | UBRR0 | Erro                   | UBRR0    | Erro   | UBRR0                          | Erro  | UBRR0  | Erro   |  |
| 2400        | 383   | 0,0%                   | 767      | 0,0%   | 416                            | -0,1% | 832    | 0,0%   |  |
| 4800        | 191   | 0,0%                   | 383      | 0,0%   | 207                            | 0,2%  | 416    | -0,1%  |  |
| 9600        | 95    | 0,0%                   | 191      | 0,0%   | 103                            | 0,2%  | 207    | 0,2%   |  |
| 14,4 k      | 63    | 0,0%                   | 127      | 0,0%   | 68                             | 0,6%  | 138    | -0,1%  |  |
| 19,2 k      | 47    | 0,0%                   | 95       | 0,0%   | 51                             | 0,2%  | 103    | 0,2%   |  |
| 28,8 k      | 31    | 0,0%                   | 63       | 0,0%   | 34                             | -0,8% | 68     | 0,6%   |  |
| 38,4 k      | 23    | 0,0%                   | 47       | 0,0%   | 25                             | 0,2%  | 51     | 0,2%   |  |
| 57,6 k      | 15    | 0,0%                   | 31       | 0,0%   | 16                             | 2,1%  | 34     | -0,8%  |  |
| 76,8 k      | 11    | 0,0%                   | 23       | 0,0%   | 12                             | 0,2%  | 25     | 0,2%   |  |
| 115,2 k     | 7     | 0,0%                   | 15       | 0,0%   | 8                              | -3,5% | 16     | 2,1%   |  |
| 230,4 k     | 3     | 0,0%                   | 7        | 0,0%   | 3                              | 8,5%  | 8      | -3,5%  |  |
| 250 k       | 3     | -7,8%                  | 6        | 5,3%   | 3                              | 0,0%  | 7      | 0,0%   |  |
| 0,5 M       | 1     | -7,8%                  | 3        | -7,8%  | 1                              | 0,0%  | 3      | 0,0%   |  |
| 1 M         | 0     | -7,8%                  | 1        | -7,8%  | 0                              | 0,0%  | 1      | 0,0%   |  |
| Máximo      | 921,6 | kbps                   | 1,8432   | 2 Mbps | 1 M                            | ops   | 2 Mb   | 2 Mbps |  |

### Frame:

- O grupo de bits é transmitido/recebido em um bloco (frame) composto pelos:
  - bits de dados
  - bits de sincronização (bits de início e parada) e
  - opcionalmente, por um bit de paridade para a conferência de erro
- A USART aceita várias combinações possíveis de formato de dados:
  - Um bit de início
  - 5, 6, 7, 8 ou 9 bits de dados
  - Bit de paridade par, impar ou nenhum
  - Um ou dois bits de parada



## **Frame USART**



Fig. 15.2 – Formato do *frame* da USART.



- Um frame inicia com:
  - Um bit de início,
  - Seguido pelo bit menos significativo (LSB)
  - Seguem os outros bits de dados, num total de até 9 bits.
  - O frame termina com o bit mais significativo (MSB)
    - Se habilitado, o bit de paridade é inserido após os bits de dados, antes dos bits de parada
  - Após a transmissão completa dos bits, pode-se seguir outra transmissão ou aguardar-se nova transmissão
  - O formato do frame é definido:
    - Pelos bits UCSZ02:0, UPM01:0 e USBS0 nos registradores UCSR0B e UCSR0C
      - O transmissor e o receptor usam a mesma configuração
  - O formato do número total de bits (frame) é ilustrado na fig. 15.2



- Transmissão de dados:
  - Uma transmissão é iniciada ao se escrever o dado a ser transmitido no registrador de I/O da USART – UDRO
    - O dado é transferido de UDRO para o registrador de deslocamento de transmissão quando:
      - Ele está no estado idle (ocioso)
      - Ou imediatamente após o último bit de parada do frame anterior ter sido deslocado para a saída





- Transmissão de dados:
  - Se o registrador de deslocamento do transmissor está vazio
    - O dado é transferido do registrador UDRO para o registrador de deslocamento
    - Neste momento, o bit UDRE0 (USART Data Register Empty 0) no registrador UCSR0A é posto em 1 lógico
    - Quando esse bit está em 1 lógico, a USART está pronta para receber o próximo caractere



| Bit              |        | 7    | 6    | 5     | 4   | 3    | 2    | 1    | 0     |
|------------------|--------|------|------|-------|-----|------|------|------|-------|
|                  | UCSR0A | RXC0 | TXC0 | UDRE0 | FE0 | DOR0 | UPE0 | U2X0 | МРСМ0 |
| Lê/Escr.         | ·      | L    | L/E  | L     | L   |      | L    | L/E  | L/E   |
| Valor<br>Inicial |        | 0    | 0    | 1     | 0   | 0    | 0    | 0    | 0     |

#### Bit 7 - RXC0 - USART Receive Complete

Este bit é posto em 1 lógico quando um caractere recebido é transferido do registrador de deslocamento de recepção para o registrador de recepção. O bit RXC0 é posto em 0 lógico na leitura de UDRO.

#### Bit 6 - TXC0 - USART Transmit Complete

Este bit é posto em 1 lógico quando um caractere completo (incluindo o bit de parada) no registrador de deslocamento de transmissão for transferido e nenhum dado foi escrito em UDRO. Este bit é especialmente útil em interfaces de comunicação half-duplex, onde um aplicativo de transmissão deve entrar no modo de recepção e liberar o barramento de comunicação imediatamente após completar a transmissão. O bit TXCO é posto em 0 lógico pelo hardware ao executar o vetor correspondente de tratamento de interrupção. Alternativamente, o bit TCXO é limpo pela escrita de 1 lógico.

#### Bit 5 - UDREO - USART Data Register Empty

Este bit é posto em 1 lógico quando um caractere escrito no UDRO é transferido para o registrador de deslocamento de transmissão. Um lógico neste bit indica que o transmissor está pronto para receber um novo caractere para transmissão. O bit UDREO é posto em 0 lógico na leitura de UDRO. Quando uma interrupção acionada pela transmissão de dados é usada, a rotina de interrupção por USART *Data Register Empty* deve escrever em UDRO a fim de limpar UDREO, se não o fizer, uma nova interrupção ocorrerá a cada vez que a rotina de interrupção terminar. UDREO é posto em 1 lógico durante a inicialização para indicar que o transmissor está pronto.



- Transmissão de Dados:
  - No ciclo de clock da taxa de comunicação seguinte à operação de transferência para o registrador de deslocamento
    - O bit de início é deslocado para o pino TXD, seguindo o dado com o LSB primeiro.
    - Quando o último bit de parada é deslocado para a saída
      - O registrador de deslocamento é carregado se algum novo dado foi escrito no UDRO durante a transmissão
      - Durante a carga, UDRE0 é posto em 1 lógico



- Transmissão de dados:
  - Se não há nenhum dado novo no registrador UDRO para ser enviado quando o bit de parada é deslocado
    - O flag UDRE0 permanecerá em 1 lógico até UDR0 ser escrito novamente
  - Se nenhum dado novo foi escrito e o bit de parada estiver presente em TXD pelo tempo de um bit
    - O flag de transmissão completa (TXC0) em UCSR0A é posto em 1



### <u>UCSR0A – USART Control and Status Register A:</u>

| Bit              |        | 7    | 6    | 5     | 4   | 3    | 2    | 1    | 0     |  |
|------------------|--------|------|------|-------|-----|------|------|------|-------|--|
| _                | UCSR0A | RXC0 | TXC0 | UDRE0 | FE0 | DOR0 | UPE0 | U2X0 | MPCM0 |  |
| Lê/Escr.         | ·      | L    | L/E  | L     | L   | L    | L    | L/E  | L/E   |  |
| Valor<br>Inicial |        | 0    | 0    | 1     | 0   | 0    | 0    | 0    | 0     |  |

#### Bit 7 - RXC0 - USART Receive Complete

Este bit é posto em 1 lógico quando um caractere recebido é transferido do registrador de deslocamento de recepção para o registrador de recepção. O bit RXCO é posto em 0 lógico na leitura de UDRO.

#### Bit 6 - TXC0 - USART Transmit Complete

Este bit é posto em 1 lógico quando um caractere completo (incluindo o bit de parada) no registrador de deslocamento de transmissão for transferido e nenhum dado foi escrito em UDRO. Este bit é especialmente útil em interfaces de comunicação *half-duplex*, onde um aplicativo de transmissão deve entrar no modo de recepção e liberar o barramento de comunicação imediatamente após completar a transmissão. O bit TXCO é posto em 0 lógico pelo hardware ao executar o vetor correspondente de tratamento de interrupção. Alternativamente, o bit TCXO é limpo pela escrita de 1 lógico.

#### Bit 5 - UDREO - USART Data Register Empty

Este bit é posto em 1 lógico quando um caractere escrito no UDRO é transferido para o registrador de deslocamento de transmissão. Um lógico neste bit indica que o transmissor está pronto para receber um novo caractere para transmissão. O bit UDREO é posto em 0 lógico na leitura de UDRO. Quando uma interrupção acionada pela transmissão de dados é usada, a rotina de interrupção por USART *Data Register Empty* deve escrever em UDRO a fim de limpar UDREO, se não o fizer, uma nova interrupção ocorrerá a cada vez que a rotina de interrupção terminar. UDREO é posto em 1 lógico durante a inicialização para indicar que o transmissor está pronto.

- Transmissão de dados:
  - O bit TXENO no registrador UCSR0B habilita o transmissor da USART quando em 1 lógico
    - Se esse bit é posto em 0 lógico, o pino PD1 pode ser usado para I/O de dados
  - Quando TXEN0 é posto em 1 lógico
    - O transmissor da USART é conectado a PD1
    - É forçado a ser um pino de saída independente da configuração do bit DDD1 em DDRD



### <u>UCSR0B – USART Control and Status Register B:</u>

| Bit           |        | 7      | 6      | 5      | 4     | 3     | 2      | 1     | 0     |
|---------------|--------|--------|--------|--------|-------|-------|--------|-------|-------|
|               | UCSR0B | RXCIE0 | TXCIE0 | UDRIE0 | RXEN0 | TXEN0 | UCSZ02 | RXB80 | TXB80 |
| Lê/Escreve    |        | L/E    | L/E    | L/E    | L/E   | L/E   | L/E    | L     | L/E   |
| Valor Inicial |        | 0      | 0      | 0      | 0     | 0     | 0      | 0     | 0     |

#### Bit 7 - RXCIEO - RX Complete Interrupt Enable

Este bit habilita a interrupção por recepção de dados completa (bit RXC0). Uma interrupção de recepção será gerada somente se o bit RXCIE0, o bit I (SREG) e o bit RXC0 estiverem ativos.

#### Bit 6 – TXCIEO – TX Complete Interrupt Enable

Este bit habilita a interrupção por transmissão de dados completa (bit TXC0). Uma interrupção de transmissão será gerada somente se o bit TXCIE0, o bit I (SREG) e o bit TXC0 estiverem ativos.

#### Bit 5 - UDRIEO - USART Data Register Empty Interrupt Enable

Este bit habilita a interrupção por registrador de dados vazio (bit UDREO). Uma interrupção por registrador de dados vazio será gerada somente se o bit UDRIEO, o bit I (SREG) e o bit UDREO estiverem ativos.

#### Bit 4 - RXENO - Receiver Enable

Este bit habilita a recepção da USART. O receptor irá alterar a operação normal do pino RXD. Desabilitando o receptor, ocorrerá o esvaziamento do registrador de entrada, invalidando os bits FE0, DOR0 e UPE0.

#### Bit 3 - TXENO - Transmitter Enable

Este bit habilita a transmissão da USART. O transmissor irá alterar a operação normal do pino TXD. A desabilitação do transmissor só terá efeito após as transmissões pendentes serem completadas.





- Recepção de dados:
  - O receptor inicia a recepção de dados quando um bit de início válido é detectado
    - Os bits seguintes são amostrados
    - E deslocados para o registrador de deslocamento de recepção até o primeiro bit de parada de um frame ser recebido
    - O conteúdo do registrador de deslocamento é movido para o registrador de recepção e o bit RXC0 em UCSR0A é posto em 1 lógico
    - O dado recebido pode ser lido a partir do registrador UDRO





### <u>UCSR0A – USART Control and Status Register A:</u>

| Bit      |        | 7    | 6    | 5     | 4   | 3    | 2    | 1    | 0     |
|----------|--------|------|------|-------|-----|------|------|------|-------|
|          | UCSR0A | RXC0 | TXC0 | UDRE0 | FE0 | DOR0 | UPE0 | U2X0 | MPCM0 |
| Lê/Escr. |        | L    | L/E  | L     | L   | L    | L    | L/E  | L/E   |
| Valor    |        | 0    | 0    | 1     | 0   | 0    | 0    | 0    | 0     |

#### Bit 7 - RXC0 - USART Receive Complete

Este bit é posto em 1 lógico quando um caractere recebido é transferido do registrador de deslocamento de recepção para o registrador de recepção. O bit RXCO é posto em 0 lógico na leitura de UDRO.

#### Bit 6 - TXC0 - USART Transmit Complete

Este bit é posto em 1 lógico quando um caractere completo (incluindo o bit de parada) no registrador de deslocamento de transmissão for transferido e nenhum dado foi escrito em UDRO. Este bit é especialmente útil em interfaces de comunicação half-duplex, onde um aplicativo de transmissão deve entrar no modo de recepção e liberar o barramento de comunicação imediatamente após completar a transmissão. O bit TXCO é posto em 0 lógico pelo hardware ao executar o vetor correspondente de tratamento de interrupção. Alternativamente, o bit TCXO é limpo pela escrita de 1 lógico.

#### Bit 5 - UDREO - USART Data Register Empty

Este bit é posto em 1 lógico quando um caractere escrito no UDRO é transferido para o registrador de deslocamento de transmissão. Um lógico neste bit indica que o transmissor está pronto para receber um novo caractere para transmissão. O bit UDREO é posto em 0 lógico na leitura de UDRO. Quando uma interrupção acionada pela transmissão de dados é usada, a rotina de interrupção por USART *Data Register Empty* deve escrever em UDRO a fim de limpar UDREO, se não o fizer, uma nova interrupção ocorrerá a cada vez que a rotina de interrupção terminar. UDREO é posto em 1 lógico durante a inicialização para indicar que o transmissor está pronto.

- Recepção de dados:
  - Quando o bit RXENO no registrador UCSROB está em 0 lógico, a recepção está desabilitada
    - Significa que o terminal PD0 pode ser usado como um pino de I/O
  - Quando RXENO está em 1 lógico
    - O receptor da USART está conectado a PD0
      - O que o força a ser uma entrada, independente da configuração do bit DDD0 em DDRD
  - Quando PD0 é forçado como entrada pela USART
    - O PORTD pode ainda ser usado para controlar o resistor de pull-up do pino



| Bit           |        | 7      | 6      | 5      | 4     | 3     | 2      | 1     | 0     |
|---------------|--------|--------|--------|--------|-------|-------|--------|-------|-------|
|               | UCSR0B | RXCIE0 | TXCIE0 | UDRIE0 | RXEN0 | TXEN0 | UCSZ02 | RXB80 | TXB80 |
| Lê/Escreve    |        | L/E    | L/E    | L/E    | L/E   | L/E   | L/E    | L     | L/E   |
| Valor Inicial |        | 0      | 0      | 0      | 0     | 0     | 0      | 0     | 0     |

### Bit 7 - RXCIEO - RX Complete Interrupt Enable

Este bit habilita a interrupção por recepção de dados completa (bit RXC0). Uma interrupção de recepção será gerada somente se o bit RXCIE0, o bit I (SREG) e o bit RXC0 estiverem ativos.

### Bit 6 – TXCIEO – TX Complete Interrupt Enable

Este bit habilita a interrupção por transmissão de dados completa (bit TXC0). Uma interrupção de transmissão será gerada somente se o bit TXCIE0, o bit I (SREG) e o bit TXC0 estiverem ativos.

### Bit 5 – UDRIEO – USART Data Register Empty Interrupt Enable

Este bit habilita a interrupção por registrador de dados vazio (bit UDREO). Uma interrupção por registrador de dados vazio será gerada somente se o bit UDRIEO, o bit I (SREG) e o bit UDREO estiverem ativos.

### Bit 4 - RXENO - Receiver Enable

Este bit habilita a recepção da USART. O receptor irá alterar a operação normal do pino RXD. Desabilitando o receptor, ocorrerá o esvaziamento do registrador de entrada, invalidando os bits FE0, DORO e UPEO.

### **USART**

### UDR0 – USART I/O Data Register 0

| Bit           |                | 7   | 6        | 5   | 4   | 3      | 2   | 1   | 0   |  |  |
|---------------|----------------|-----|----------|-----|-----|--------|-----|-----|-----|--|--|
|               | UDR0 (leitura) |     |          |     | RXE | 3[7:0] |     |     |     |  |  |
|               | UDR0 (escrita) |     | TXB[7:0] |     |     |        |     |     |     |  |  |
| Lê/Escreve    |                | L/E | L/E      | L/E | L/E | L/E    | L/E | L/E | L/E |  |  |
| Valor Inicial |                | 0   | 0        | 0   | 0   | 0      | 0   | 0   | 0   |  |  |

### UCSR0A - USART Control and Status Register 0 A

| Bit           | _      | 7    | 6    | 5     | 4  | 3    | 2    | 1    | 0     |
|---------------|--------|------|------|-------|----|------|------|------|-------|
|               | UCSR0A | RXC0 | TXC0 | UDRE0 | FE | DOR0 | UPE0 | U2X0 | MPCM0 |
| Lê/Escr.      | •      | L    | L/Ε  | L     | L  | L    | L    | L/E  | L/E   |
| Valor Inicial |        | 0    | 0    | 1     | 0  | 0    | 0    | 0    | 0     |

RXC0 = 1, recepção completa, limpo quando UDR é lido.

TXC0 = 1, frame enviado, nenhum frame novo, limpo também pela escrita de 1.

**UDRE0** = 1, UDR vazio, pronto para novo dado.

FE0 = 1, stop bit recebido = 0.

**DOR0** = 1, UDR não foi lido e novo *start* bit é detectado.

**PE0** = 1, erro de paridade no byte recebido.

**U2X0** = 1, dobra a taxa no modo assíncrono.

**MPCM0** = 1, modo multiprocessador ativo.



| Bit          |        | 7      | 6      | 5      | 4     | 3     | 2      | 1     | 0     |
|--------------|--------|--------|--------|--------|-------|-------|--------|-------|-------|
|              | UCSR0B | RXCIE0 | TXCIE0 | UDRIE0 | RXEN0 | TXEN0 | UCSZ02 | RXB80 | TXB80 |
| Lê/Escr.     | •      | L/E    | L/E    | L/E    | L/E   | L/E   | L/E    | L     | L/E   |
| Valor Inicia |        | 0      | 0      | 0      | 0     | 0     | 0      | 0     | 0     |

**RXCIE0** = 1, habilita a interrupção por recepção completa.

**TXCIEO** = 1, habilita a interrupção por transmissão completa.

**UDRIE0** = 1, habilita a interrupção por UDR vazio.

RXENO= 1, habilita a recepção da USART.

TXEN0 = 1, habilita a transmissão da USART.

**RXB80/TXB80** = nono bit recebido/transmitido.



| Bit           |        | 7       | 6       | 5     | 4     | 3     | 2      | 1      | 0      |
|---------------|--------|---------|---------|-------|-------|-------|--------|--------|--------|
|               | UCSR0C | UMSEL01 | UMSEL00 | UPM01 | UPM00 | USBS0 | UCSZ01 | UCSZ00 | UCPOL0 |
| Lê/Escr.      |        | L/E     | L/E     | L/E   | L/E   | L/E   | L/E    | L/E    | L/E    |
| Valor Inicial |        | 0       | 0       | 0     | 0     | 0     | 1      | 1      | 0      |

UMSEL01:0 - selecionam o modo de operação da USART.

**UPM01:0 -** selecionam o modo de paridade.

**USBS0** = 1, dois bits de parada.

UCSZ01:0 - determinam o número de bits de um frame.

**UCPOLO** – válido para o modo síncrono, ajusta a relação entre a alteração do dado transmitido, a amostragem do dado recebido e o *clock* síncrono.

Ajuste do modo de operação da USART.

| UMSEL01 | UMSEL00 | Modo de operação |
|---------|---------|------------------|
| 0       | 0       | assíncrono       |
| 0       | 1       | síncrono         |
| 1       | 0       | reservado        |
| 1       | 1       | SPI mestre       |



| Bit           |        | 7       | 6       | 5     | 4     | 3     | 2      | 1      | 0      |
|---------------|--------|---------|---------|-------|-------|-------|--------|--------|--------|
|               | UCSR0C | UMSEL01 | UMSEL00 | UPM01 | UPM00 | USBS0 | UCSZ01 | UCSZ00 | UCPOL0 |
| Lê/Escr.      |        | L/E     | L/E     | L/E   | L/E   | L/E   | L/E    | L/E    | L/E    |
| Valor Inicial |        | 0       | 0       | 0     | 0     | 0     | 1      | 1      | 0      |

UMSEL01:0 - selecionam o modo de operação da USART.

**UPM01:0 -** selecionam o modo de paridade.

**USBS0** = 1, dois bits de parada.

UCSZ01:0 - determinam o número de bits de um frame.

**UCPOLO** – válido para o modo síncrono, ajusta a relação entre a alteração do dado transmitido, a amostragem do dado recebido e o *clock* síncrono.

### Ajuste do modo de paridade.

| UPM01 | UPM00 | Modo de Paridade           |
|-------|-------|----------------------------|
| 0     | 0     | desabilitado               |
| 0     | 1     | reservado                  |
| 1     | 0     | habilitado, paridade par   |
| 1     | 1     | habilitado, paridade ímpar |



| Bit           |        | 7       | 6       | 5     | 4     | 3     | 2      | 1      | 0      |
|---------------|--------|---------|---------|-------|-------|-------|--------|--------|--------|
|               | UCSR0C | UMSEL01 | UMSEL00 | UPM01 | UPM00 | USBS0 | UCSZ01 | UCSZ00 | UCPOL0 |
| Lê/Escr.      |        | L/E     | L/E     | L/E   | L/E   | L/E   | L/E    | L/E    | L/E    |
| Valor Inicial |        | 0       | 0       | 0     | 0     | 0     | 1      | 1      | 0      |

UMSEL01:0 - selecionam o modo de operação da USART.

**UPM01:0 -** selecionam o modo de paridade.

**USBS0** = 1, dois bits de parada.

UCSZ01:0 - determinam o número de bits de um frame.

**UCPOLO** – válido para o modo síncrono, ajusta a relação entre a alteração do dado transmitido, a amostragem do dado recebido e o *clock* síncrono.

#### Ajuste do Frame.

| UCSZ02 | UCSZ01 | UCSZ00 | Tamanho do Caractere |
|--------|--------|--------|----------------------|
| 0      | 0      | 0      | 5 bits               |
| 0      | 0      | 1      | 6 bits               |
| 0      | 1      | 0      | 7 bits               |
| 0      | 1      | 1      | 8 bits               |
| 1      | 0      | 0      | reservado            |
| 1      | 0      | 1      | reservado            |
| 1      | 1      | 0      | reservado            |
| 1      | 1      | 1      | 9 bits               |



| Bit           |        | 7       | 6       | 5     | 4     | 3     | 2      | 1      | 0      |
|---------------|--------|---------|---------|-------|-------|-------|--------|--------|--------|
|               | UCSR0C | UMSEL01 | UMSEL00 | UPM01 | UPM00 | USBS0 | UCSZ01 | UCSZ00 | UCPOL0 |
| Lê/Escr.      |        | L/E     | L/E     | L/E   | L/E   | L/E   | L/E    | L/E    | L/E    |
| Valor Inicial |        | 0       | 0       | 0     | 0     | 0     | 1      | 1      | 0      |

UMSEL01:0 - selecionam o modo de operação da USART.

**UPM01:0 -** selecionam o modo de paridade.

**USBS0** = 1, dois bits de parada.

UCSZ01:0 - determinam o número de bits de um frame.

**UCPOLO** – válido para o modo síncrono, ajusta a relação entre a alteração do dado transmitido, a amostragem do dado recebido e o *clock* síncrono.

Ajuste da polaridade do clock síncrono.

| UCPOL0 | Mudança do Dado<br>Transmitido<br>(saída do pino TxD0) | Amostragem do Dado Recebido<br>(entrada do pino RxD0) |
|--------|--------------------------------------------------------|-------------------------------------------------------|
| 0      | Borda de subida de XCK.                                | Borda de descida de XCK.                              |
| 1      | Borda de descida de XCK.                               | Borda de subida de XCK.                               |



### **USART.h** (arquivo de cabeçalho do USART.c)

| Taxa de     |        | f <sub>osc</sub> = 14, | 7456 MHz | f <sub>osc</sub> = 16,0000 MHz |        |       |        |       |
|-------------|--------|------------------------|----------|--------------------------------|--------|-------|--------|-------|
| comunicação | U2X0=0 |                        | U2X0=1   |                                | U2X0=0 |       | U2X0=1 |       |
| (bps)       | UBRR0  | Erro                   | UBRR0    | Erro                           | UBRR0  | Erro  | UBRR0  | Erro  |
| 2400        | 383    | 0,0%                   | 767      | 0,0%                           | 416    | -0,1% | 832    | 0,0%  |
| 4800        | 191    | 0,0%                   | 383      | 0,0%                           | 207    | 0,2%  | 416    | -0,1% |
| 9600        | 95     | 0,0%                   | 191      | 0,0%                           | 103    | 0,2%  | 207    | 0,2%  |
| 14,4 k      | 63     | 0,0%                   | 127      | 0,0%                           | 68     | 0,6%  | 138    | -0,1% |
| 19,2 k      | 47     | 0,0%                   | 95       | 0,0%                           | 51     | 0,2%  | 103    | 0,2%  |
| 28,8 k      | 31     | 0,0%                   | 63       | 0,0%                           | 34     | -0,8% | 68     | 0,6%  |
| 38,4 k      | 23     | 0,0%                   | 47       | 0,0%                           | 25     | 0,2%  | 51     | 0,2%  |
| 57,6 k      | 15     | 0,0%                   | 31       | 0,0%                           | 16     | 2,1%  | 34     | -0,8% |
| 76,8 k      | 11     | 0,0%                   | 23       | 0,0%                           | 12     | 0,2%  | 25     | 0,2%  |
| 115,2 k     | 7      | 0,0%                   | 15       | 0,0%                           | 8      | -3,5% | 16     | 2,1%  |
| 230,4 k     | 3      | 0,0%                   | 7        | 0,0%                           | 3      | 8,5%  | 8      | -3,5% |
| 250 k       | 3      | -7,8%                  | 6        | 5,3%                           | 3      | 0,0%  | 7      | 0,0%  |
| 0,5 M       | 1      | -7,8%                  | 3        | -7,8%                          | 1      | 0,0%  | 3      | 0,0%  |
| 1 M         | 0      | -7,8%                  | 1        | -7,8%                          | 0      | 0,0%  | 1      | 0,0%  |
| Máximo      | 921,6  | kbps                   | 1,8432   | 2 Mbps                         | 1 Mbps |       | 2 Mt   | ps    |





Fig. 15.3 – Terminais de um cabo para ligar um dispositivo com comunicação RS232 a um computador com entrada USB.



Fig. 15.5 – Circuito para adequação da tensão proveniente de um microcontrolador para a comunicação RS232.





http://mcukits.com/2009/03/12/assembling-the-freeduino-serial-v20-board-max232/



### Referências

- ·AVR e Arduino Técnicas de Projeto.
- -15. **USART**
- Datasheet Atmel 8-bit Microcontroller with 4/8/16/32KBytes
- ·http://www.embarcados.com.br/arduino-rs-232-rs-485-hardware/
- ·https://learn.sparkfun.com/tutorials/serial-communication

•

